Letra por : Diofanto33

Ezercicio 1

- a) transformar el siguiente número de punto flotonte (expresado en Hexadeaimal) a decimal: 0x3D9C3000:
- b) transformar el siguiente número decimal a punto flotante. Expresar el resultado en Hexadeainal 3412.4375: Ox

Ezercicio 2

Seleccione, encerrando en un circulo la letra indice, todas las expresiones equivalentes a la función X = (A + B)BC + A

a) 
$$X = AB + (B + C)A$$

c) 
$$X = (B + A)' + (BC)'A'$$

$$P) X = A + CB(B + A)$$

$$\exists) \ X = BC(1+A)+A$$

Ezercicio 3

Encontrar la expresion minimizada de la función X = B'(CD+C')+CD'((A+B)'+AB)utilizando el siguiente mapa de Marnaugh. Indicar con claridad los

agrupamientos realizados.

| AR / |   | $\Delta T$ | <u> </u> | TO |  |
|------|---|------------|----------|----|--|
| 00   |   |            |          |    |  |
| 01   |   |            |          |    |  |
| 11   |   |            |          |    |  |
| 10   |   |            |          |    |  |
|      | • |            |          |    |  |

función minimizada  $\chi =$ 

Ezercicio4 A partir del siguiente circuito



Responder

-Cual es la expresión bookeana para el nodo E?

-Cual es la expresión bookana para el nodo f?

## Ezercicio 5

Diseñar el diagrama de estados de un circuito de monitoreo de una secuencia de bits que se transmite en serie. La información en la secuencia representa distintos codigos de 3 bits. La maquina de estados debe monitorear la secuencia de 3 bits recibida y activar una señal de fin de la trama "fDt" de 1 bit al completar la recepción de cada codigo.

El codigo "010" representa que ocurrio un error en el transmisor. En caso que se detecte la secuencia "010" se debe activar, además una señal de error "ERR" de 1 bit. En cualquier otro caso, la señal de

error permanece inactiva.

Diagrama de tiempo de las señales, notar que siempre son paquetes de 3 bits.

clack BO B1 B2 BO B1 B2 BO B1 B2

'1' '0' '0' '0' '1' '0' '0' '0' '1' '1'

dates

codigo 1 codigo 2 codigo 3

ERR

## Ezercicio 6

Se requiere implementar un circuito contador de dos bits de salida  $(C_1,C_0)$  y obs señales de entroda (INC y DEC). El contador incrementa su cuenta mientras INC = 1, y decrementa su cuenta si DEC = 1. Si ambas señales estań en 0 simultaneamente, el valor de cuenta no cambia, mientras que si ambas señales estuvieran en 1, el contador se resetea y da salida 0. A continuación se muestra el diagrama de estados que modela su comportamiento.



tabla de codificaçión de estados

| OC C2 21002    |                |    |  |  |  |  |  |
|----------------|----------------|----|--|--|--|--|--|
| Estados        | Q <sub>o</sub> | Qı |  |  |  |  |  |
| Eo             | 0              | 0  |  |  |  |  |  |
| E,             | 0              | 1  |  |  |  |  |  |
| Ez             | 1              | 0  |  |  |  |  |  |
| E <sub>3</sub> | 1              | 1  |  |  |  |  |  |
|                |                |    |  |  |  |  |  |

Responder

- a) Cual de estas opciones representa la función canonica de la salida C, del combinacional de salida?
  - $(i) C_1 = Q_1$
  - $\ddot{a}) C_{i} = Q_{i} \cdot Q_{0} + Q_{i} \cdot Q_{0}$
  - $\ddot{a}\ddot{c}$ )  $C_1 = Q_1 \cdot Q_0$
  - (i)  $C_1 = Q_1 \cdot Q_0 + Q_1 \cdot Q_0$
- b) Calcular la minima expresión de las siguientes fonciones del combinacional de estados
  - i) D<sub>0</sub> = \_\_\_\_\_
- c) Implementar el circuito del combinacional de estados mediante el uso de compuertas básicas (AND, NAND, OR, NOR, XOR y/o NOT) de la cantidad de entrodas necesarias. Dibuzar el circuito.

Ezercicio 7

- a) En el siguiente recuadro diseñar un registro de autro bits en el aual se pueda elegir, mediante una entrada llamada Sel uno de los siguientes funcionamientos
- -Sel=0: La información ingresa por IN\_S, se desplaza hacia la derecha y sale por OUT\_S
- -Sel=1: los datos registrados se reorganizan de forma invertida, es decir, por exemplo si el dato almacenado es 1011, en el siguiente ciclo de clack, quedavia 1101.



Ezercicio 8 Basados en el sistema de memoria mostrado en la figura

a) Completar los datos faltantes de faltantes de cantidad de señales / denominación (Ei. 16/A[0-15]) para los cuadros en linea de pontos denotados con el número 2.

| $\bigcap$ | 11011 |
|-----------|-------|
| (uadros   | l :   |

¿Por que! Seleccionar todas las opciones correctas.



b) El siguiente mapa de memoria es INCORRECTO respecto al sistema de la figura

- 1) los bloques #3 y #4 no estan en paralelo
- 2) los bloques #1 y #2 estan mal ubicados
- 3) los bloques #5 y #6 no estan en paralelo
- 4) El mapa correcto tiene segmentos sin implementar, pero en otras obicaciones.
- 5) El bloque #6 esta mal ubicado
- 6) El bloque #4 esta mal ubicado

c) Determinar la contidad de PALABRAS REALES (es deair, s'in considerar secciones de imagen replicadas) que tiene implementado el sistema en el rango de memoria comprendido entre las direcciones 0x20000000 > 77777FXO

| Respuesta | <br>palabras | ( | formato  | decimal |
|-----------|--------------|---|----------|---------|
|           | 7            | ` | (* ) (() |         |

- d) Indicar si las siguientes afirmaciones son verdadoras (V) o falsas (F).
  - i) El sistema de memoria implementado presenta posiciones imagen
  - ci) la dirección de memoria 0x3034000C pertenece al bloque de memoria RAM #1
  - iii) El espacio total de direccionable del sistema es 45 palabras de 32 bits
  - iv) la logica de decodificación de los bloques de memoria presenta secciones no implementadas

